Autor der Publikation

Bitte wählen Sie eine Person um die Publikation zuzuordnen

Um zwischen Personen mit demselben Namen zu unterscheiden, wird der akademische Grad und der Titel einer wichtigen Publikation angezeigt. Zudem lassen sich über den Button neben dem Namen einige der Person bereits zugeordnete Publikationen anzeigen.

 

Weitere Publikationen von Autoren mit dem selben Namen

Exploiting Subword Permutations to Maximize CNN Compute Performance and Efficiency, , , , und . Proceedings - 2023 IEEE 34th International Conference on Application-Specific Systems, Architectures and Processors, ASAP 2023, Seite 61--68. United States, Institute of Electrical and Electronics Engineers Inc., (2023)Funding Information: This work is supported by the German federal ministry of education and research (BMBF), project ZuSE-KI-AVF (grant no. 16ME0062).; 34th IEEE International Conference on Application-Specific Systems, Architectures and Processors, ASAP 2023 ; Conference date: 19-07-2023 Through 21-07-2023.Efficient Stochastic Inference of Bitwise Deep Neural Networks., , , und . CoRR, (2016)Automated design of error-resilient and hardware-efficient deep neural networks., , , , , und . CoRR, (2019)Low-Complexity Adaptive Encoding Schemes Based on Partial Bus-Invert for Power Reduction in Buses Exhibiting Capacitive Coupling., , , , und . ReCoSoC, Seite 7-14. Univ. Montpellier II, (2007)A Weighted Current Summation Based Mixed Signal DRAM-PIM Architecture for Deep Neural Network Inference., , , , , , , und . IEEE J. Emerg. Sel. Topics Circuits Syst., 12 (2): 367-380 (2022)Online Quantization Adaptation for Fault-Tolerant Neural Network Inference., , , und . SAFECOMP, Volume 14181 von Lecture Notes in Computer Science, Seite 243-256. Springer, (2023)An Efficient Bit-Flip Resilience Optimization Method for Deep Neural Networks., , und . DATE, Seite 1507-1512. IEEE, (2019)Efficient On-Line Error Detection and Mitigation for Deep Neural Network Accelerators., , und . SAFECOMP, Volume 11093 von Lecture Notes in Computer Science, Seite 205-219. Springer, (2018)Efficient FeFET Crossbar Accelerator for Binary Neural Networks., , , , , , , und . ASAP, Seite 109-112. IEEE, (2020)Design and Implementation of a Multi-Core Architecture for Overhead Processing in Optical Transport Networks., , , , , und . ReCoSoC, Seite 151-156. Univ. Montpellier II, (2005)