Artikel in einem Konferenzbericht,

A 65nm 39GOPS/W 24-core processor with 11Tb/s/W packet-controlled circuit-switched double-layer network-on-chip and heterogeneous execution array.

, , , , , , , , , , , , , und .
ISSCC, Seite 56-57. IEEE, (2013)

Metadaten

Tags

Nutzer

  • @dblp

Kommentare und Rezensionen